电子工程专辑
UBM China
电子工程专辑首页 > 高级搜索 > DRC

DRC 搜索结果

DRC是什么?
DRC,DRC是什么? 通过电子工程专辑网站专业编辑提供DRC的最新相关信息,掌握最新的DRC的最新行业动态资讯、技术文萃、电子资料,帮助电子工程师自我提升的电子技术平台.
共搜索到216篇文章
2016-05-19 返回路径的不连续性和EMI间的关系详解
参考面总是信号传输路径的一部分。无论其是有意安置的紧邻信号走线的参考面,亦或类似设备机框那样的无意形成的返回路径,电流总会流经这些参考面。电流环路越紧凑,产生的EMI越小。本文将会详细讨论返回路径的不连续性和EMC之间的关系。
2016-05-03 如何打破模拟定制设计工具10年停滞之困局?
经历了手工布局、电脑化布局等漫长的发展历程,定制设计方法的发展已经停滞了至少十年。最近一次尝试提高定制设计生产力的努力是采用条件驱动的设计,但没有取得承诺的效果。
2016-03-22 Cadence工具获台积电7纳米早期设计及10纳米芯片生产认证
楷登电子(美国 Cadence 公司)今日宣布,用于10纳米 FinFET工艺的数字、定制/模拟和签核工具通过台积电(TSMC)V1.0设计参考手册(DRM)及SPICE认证。
2015-06-08 跌倒了起来嗨:DARPA机器人挑战赛冠军诞生
美国国防部主办的第3届机器人大赛日前落下帷幕,本次大赛以灾难因应挑战为主题,灵感来自2011年福岛核电厂炉心熔毁事件,最终由韩国队夺下冠军宝座,抱回200万美元奖金……
2015-03-24 拥抱智能时代的PCB设计
在2015年IIC春季论坛中,DesignCon China PCB论坛探讨了设计制造所需的技术,助力工程师深度理解影响下一代?、芯片和PCB设计。在这个伟大的智能时代,PCB的设计制造将面对那些挑战?又该如何应对?…
2014-12-09 汽车行业线路可靠性
在高电压、高温和大电流的情况下,汽车零部件必须稳定运行。汽车工业设计标准,如ISO 26262,强调汽车零部件的线路可靠性要求需要通过非常严格的设计步骤 ,以确保设计能符合这些标准。
2014-10-22 Cadence Encounter数字设计助力创意电子迎接设计挑战
创意电子采用Cadence Encounter数字设计实现系统在台积电16纳米FinFET Plus制程上完成首个量产产品设计。
2014-10-13 Mentor集成INTERCONNECT统一光学设计和模拟流程
Mentor与Lumerical的INTERCONNECT相集成,以实现新的可以利用Pyxis和Calibre平台的硅光子设计方法。通过INTERCONNECT集成,用户现在能够直接从Pyxis Schematic执行光学电路模拟。
2014-07-07 矽谷携全方位提升的Silvaco新版软件登场IIC 2014
在今年的IIC 2014秋季展览中,Silvaco的团队将现场提供Silvaco设计流程和产品新特性的相关介绍,发放产品和解决方案宣传资料及纪念品。
2014-05-20 Mentor Graphics收购Nimbic公司
Mentor Graphics公司宣布收购麦克斯韦式精确三维全波电磁(EM)仿真解决方案的领先供应商Nimbic, Inc.。Nimbic对复杂电磁场的高精度计算与高端高性能仿真能力将会扩大和加强Mentor芯片-封装-板级仿真组合。 ……
2014-03-11 无色与双色双重图形成型设计的对比
信不信由你,不用画两张图形就能进行双重图形IC设计!通常,DP是一个“双色”的流程,设计工程师从若干分解选择中选出一种,流片(tape out)两张光罩......
2014-02-17 实时签核反馈在AMS设计中的价值
定制化设计的流程一直是以反复的方式进行的——绘制一部分版图、检查版图的DRC、LVS及功能验证、修正错误、然后重复这个过程,直到所有DRC错误都得到修正。当DRC检查很简单时,这一步很安全,并且不怎么妨碍从构建版图到原理图的过程。
2014-01-28 基于FinFET的SoC系统设计
几乎每个人——除了仍然热心于全耗尽绝缘体硅薄膜(FDSOI)的人,都认为20 nm节点以后,FinFET将成为SoC的未来。但是对于要使用这些SoC的系统开发人员而言,其未来会怎样呢?
2013-12-29 IC设计的可靠性检查
电路可靠性, 已日益成为IC设计师的关注点。其中的很多问题多年来已为人所知,有时人们觉得可靠性风险主要是最新制程世代才会面临的问题。诚然,越小的器件、越细的导线、越薄的栅氧化层越容易受到过度电性应力的影响, 而新制程世代,对特定版图形状和图案也更为敏感。
2013-11-29 Mentor:代工厂与EDA合作是中国IC设计成功的关键
本文讨论先进节点物理签核带来的重大挑战,并介绍台积电与Mentor Graphics如何协作进行设计规则检查(DRC)文件优化,为IC设计客户提供最好的性能和精确性。
2013-10-29 Xilinx针对Vivado设计套件推出UltraFast设计方法
Xilinx日前宣布针对其Vivado设计套件推出UltraFast设计方法。这套综合性的设计方法能帮助采用Vivado设计套件的设计团队加速设计进程,准确预测设计进度。
2013-10-21 Silego针对GPAK设计软件推出Matrix
日前Silego公司推出混合信号Matrix系列, GPAK的设计软件升级版并添加了新的设计规则检查软件功能(DRC)。DRC的软件功能可自动分析电路设计错误,并且发出警告提示。
2013-10-10 eSilicon全新MPW报价系统提供即时报价
eSilicon宣布其全新自动化多项目晶圆(MPW)批次流片服务即时网上报价系统上线。这项可通过用户友好型网页或者智能手机界面接入的服务,能即时生成可执行的MPW服务报价,而通常通过人工处理需要长达一个星期的时间才能获得一项报价。
2013-10-08 ADAS方案设计成功关键:图像处理技术
自去年Google公司的无人驾驶汽车被颁发车牌上路实测以来,人们对这项计划的热议就一直没有停止过。有业内人士表示,对于实现无人驾驶的目标,其时间节点业界定义为2025年!该目标是否能够如期实现还不好说,但与此相关的先进驾驶辅助系统ADAS技术已更多得被人们所熟知。
2013-09-20 Mentor工具被纳入台积电16纳米FinFET制程技术参考流程
Mentor宣布它已完成其用于台积电16纳米FinFET制程的数字成套工具。台积电16纳米参考流程包含一些新功能,用于Olympus-SoC布局与布线系统的16纳米设计,以及Calibre物理验证和可制造性设计平台。
数据手册搜索

Datasheets China.com

?
有问题请反馈