电子工程专辑
UBM China

联华电子28纳米节点采用Cadence的DFM签收解决方案

上网日期: 2013年07月19日 ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:UMC? Cadence? 28纳米设计? DFM解决方案?

摘要:

● 新流程整合业界领先的DFM预防、分析和签收能力

●在进行广泛的基准测试后Cadence技术入选

●DFM解决方案为客户提高生产率和良率

全球电子设计创新领先企业Cadence设计系统公司近日宣布,历经广泛的基准测试后,半导体制造商联华电子(UMC)已采用Cadence “设计内”和“签收”可制造性设计(DFM)流程对28纳米设计进行物理签收和电学变量优化。该流程既解决了随机和系统良率问题,又为客户的28纳米设计提供另一种成熟的制造流程。通过与联华电子的合作开发,这些新的流程整合了业界领先的DFM预防、分析和签收能力,包括Cadence光刻物理分析器(LPA)、Cadence模板分析、Cadence光刻电学分析器(LEA)和Cadence化学机械抛光预测(CCP)技术。

对于28纳米和以后产品,关键在于精准预测和自动修复DFM“热点”加速产出时间。联华电子入列不断增长的领先制造厂商队伍,以Cadence DFM解决方案为标准,为客户提高生产率和良率。DFM签收技术紧密地融入到Encounter数字和Cadence Virtuoso定制/模拟实现和签收解决方案中。该解决方案为客户提供了“设计纠正”能力,可对光刻、CMP和版图相关效应的物理和参数影响进行建模和分析,然后优化实现过程以弥补设计中的物理和电学变量,使用户达到量产的目标。

“为达到产品上市的目标,28纳米DFM解决方案需要提供较低的持有成本、对硅片的精确预估和高性能,”联华电子IP与设计支持部副总裁S.C.Chien表示。“经过严格评估后,我们选择了Cadence的DFM技术是由于其在物理和电学DFM分析两方面的超常特性。现在,我们能为客户先进的节点设计提供更高的可预见性和更快的制造时间。”

“在先进制程节点,在流片前预防潜在的DFM热点和良率限制对于实现一次流片成功并取得最高的硅片良率是非常重要的,”Cadence硅实现部门,硅签收与验证全球副总裁Anirudh Devgan表示。“通过与联华电子的紧密合作,我们不断加强在签收技术领先地位的投入,例如为当前和未来节点提供DFM感知的实现流程。”







我来评论 - 联华电子28纳米节点采用Cadence的DFM签收解决方案
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X