电子工程专辑
UBM China

ASIC领头羊:半导体工艺越先进,ASIC设计代工越受欢迎

上网日期: 2013年07月12日 ?? 作者: 张迎辉 ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:ASIC? ASIC设计? ASIC供应商?

陈博宇说,在这种情况下,越来越多的ASIC公司会考虑选择ASIC代工,原因一方面是流片成本高,二是很少有公司能够拥有完成电路设计到后端设计等各类齐全的工程师队伍。他表示,ASIC市场份还会稳步增长,2012年市场总计86亿美元,上升至2017年113亿美元。

目前ASIC市场受到了FPGA和ASSP的双重竞争,以日本客户为例,最重要的ASIC芯片厂商Canon、Sharp和索尼,将来都可能减少ASIC的用量,但中国的客户如华为去年还在不断增加ASIC芯片的设计数量。

陈博宇说,ASIC相比FPGA的好处是,其芯片的晶圆面积要更小,因此在客户大量采用时可以降低芯片的成本。作为一家拥有晶圆厂的ASIC供应商,富士通拥有45纳米和65纳米及以上的自有工艺。在28纳米及以下工艺,由于整体电子产业在日本萎缩的原因,包括富士通日系厂商暂时都没有再打算建新晶圆工厂,但富士通与TSMC等厂商有联合开发28纳米的HP、HPM、HPL工艺。

“作为一家IDM厂商,富士通积累了丰富的工艺IP。富士通在开发出65和45纳米工艺后,于2012年开发出了最新的CS450HP、CS450G和SC450LP工艺,可实现台积电的28nmHP、28nm HPM、28nm HPL工艺。”陈博宇表示。他透露,2013年还会开发出20纳米HP工艺和LP工艺,而更高端的16nmFF的工艺也在公司的路线图中,预计2014或2015年推出。

“我们同时拥有丰富的IP库和先进的工艺,可以帮助客户实现28纳的ASIC设计,从而保障客户的流片成功率、降低设计成本和加速上市时间。”陈博宇透露,截至目前,公司在28nm工艺上的Tape out数量已经达到30个,其中7个项目已经量产。在2013年,已有2个20nm的项目进行中。

“从我们的项目数量来看,ASIC不会死,ASIC设计代工会越来越受欢迎。”陈博宇自信的表示。

《电子工程专辑》网站版权所有,谢绝转载


?第一页?上一页 1???2





我来评论 - ASIC领头羊:半导体工艺越先进,ASIC设计代工越受欢迎
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X