电子工程专辑
UBM China

超宽带系统中ADC前端匹配电路设计介绍

上网日期: 2013年04月22日 ?? 作者: Wenjing Lu ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:ADC? 滤波器? 前端模块?

1. 引言

传统的窄带无线接收机,DVGA+抗混叠滤波器+ADC链路的设计中,我们默认ADC为高阻态,在仿真抗混叠滤波器的时候忽略ADC内阻带来的影响。但随着无线技术的日新月异,所需支持的信号带宽越来越宽,相应的信号频率也越来越高,在这样的情况下ADC随频率变化的内阻将无法被忽视。为了取得较好的信号带内平坦度,引入了ADC前端匹配电路的设计,特别是对于non-input buffer的ADC在高负载抗混叠滤波器应用场景下,前端匹配电路的设计在超宽带的应用中就更显得尤为重要。本文将以ADS58H40为例介绍ADC前端匹配电路的设计。

2. Non-input buffer ADC内阻特性及其等效模型

理想ADC的输入内阻应该是高阻态,即在前端抗混叠滤波器的设计中无需考虑ADC内阻带来的影响,但是实际ADC内阻并非无穷大并且会随着频率而发生改变。从输入内阻的角度而言,ADC又可以被分为两类,一个是有输入buffer的ADC,输入特性更趋向于理想ADC,内阻往往比较大;另一类就是没有输入buffer的ADC,它们的内阻在高频不可忽略且随频率发生改变,但它们的功耗比前者要小。图1为non-input buffer ADS58H40模拟输入等效内阻模型。ADC模拟输入端采样保持电路本身所等效的阻抗网络随频率的改变而变化;再加上ADC 采样噪声的吸收电路(glitch absorbing circuit)RCR电路,它的存在改善了ADC的SNR和SFDR,但也使得ADC的内阻随着频率而越发变化。两者效应叠加使ADC的等效负载整体呈现容性。

超宽带系统中ADC前端匹配电路设计介绍(电子工程专辑)
图1:ADS58H40模拟输入等效内阻模型

图2以ADS58H40为例给出了内阻随频率变化的曲线图。A串联模型,串联模型中的串联等效电阻值在Ohm量级。B并联模型,并联模型中的并联等效电阻值在低频(<100MHz)的时候kOhm量级,但随着输入频率不断升高(>200MHz),并联等效电阻值会急剧下降到百欧姆级,使其相对于抗混叠滤波器ADC端负载不可忽略。而且不管是并联模型还是串联模型中的等效电容,也使得抗混叠滤波器ADC端负载特性偏离理想的阻性特征需要补偿。

超宽带系统中ADC前端匹配电路设计介绍(电子工程专辑)
图2:ADS58H40内阻简化模型:A串联模型,B并联模型;及其相关频率变化曲

下一页:Non-input buffer ADC前端匹配网络拓扑架构


1???2???3???4?下一页?最后一页





我来评论 - 超宽带系统中ADC前端匹配电路设计介绍
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X