电子工程专辑
UBM China

Cadence Encounter RTL-to-GDSII流程助力夏普加快设计周期

上网日期: 2012年07月24日 ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:Cadence? RTL-to-GDSII流程? CMOS图像传感器?

Cadence设计系统公司日前宣布夏普公司已经采用Cadence Encounter RTL-to-GDSII流程开发其CMOS图像传感器,与过去的设计流程相比,在设计周期方面加快了两倍。除了加快产品上市时间外,夏普在时序、面积和生产效率方面也获得大幅改进。

“改用Cadence Encounter RTL-to-GDSII流程后,我们看到设计周期有了大幅度的改进,设计质量也更高了,”夏普电子元件及设备集团感应设备部门产品规划科部门副总经理兼科室总经理Naoya Fujita说,“我们超越了设计要求和期望,并且期待着继续与Cadence合作,满足高质量CMOS图像传感器越来越高的要求。”

夏普此次采用完整的Cadence RTL-to-GDSII流程 包括标准化的Encounter RTL Compiler、Encounter Conformal Equivalence Checker、Encounter Digital Implementation和Encounter Test。

与其之前的设计方法相比,夏普获得的优势包括更好的拥塞处理能力以及更快的时序收敛。

“Cadence致力于继续推进数字设计和实现,”Cadence硅实现部高级副总裁Chi-Ping Hsu博士说,“我们与夏普的设计团队密切合作,展示了我们技术领先的Encounter RTL-to-GDSII流程如何帮助他们在这个竞争激烈的CMOS图像传感器领域里实现和超越他们的目标。通过合作与技术投资,我们能帮助夏普等公司实现尽可能最高的芯片质量,并极大加快产品上市时间。”







我来评论 - Cadence Encounter RTL-to-GDSII流程助力夏普加快设计周期
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X