电子工程专辑
UBM China

CEVA发布业界首款针对可授权DSP的基于C语言的应用程序优化工具链

上网日期: 2009年12月11日 ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:SoC? DSP? 内核?

CEVA公司现已推出业界首个集成式优化工具链,能够对可授权DSP 内核实现完全基于C语言的端至端开发流程。该应用优化器 (Application Optimizer) 包括于CEVA-ToolBox 软件开发环境套件内供货,可让应用开发人员完全以C语言级轻易开发CEVA DSP软件,无需任何手写的汇编语言,从而显着提高 SoC 设计的总体性能并缩短其设计周期。


较其它可授权解决方案具有显着的性能优势

加入了应用优化器后,CEVA DSP内核的开发环境获得显着增强,并可大大简化软件开发流程,提高目标应用程序的绝对性能。以使用标准窄带自适应多速率压缩 (AMR-NB) 的C语言语音编码器为例,CEVA-X1622 DSP内核在编译现成可用的代码 (最差帧幅及流) 时,仅需19MHz速率;而其它的可授权解决方案却需要高45% 以上的速度,才能编译同样的现成代码。


*这些数字以最差帧幅和流为基础,使用标准的ITC/3GPP C参考代码

** AMR-WB 使用8.85Kbps的比特率

大幅缩短软件开发时间

随着现代 SoC 架构设计的复杂性不断增加,嵌入式软件开发的重担给 IC 供应商带来了最艰巨的挑战,针对特定多元化系统架构编写和优化软件的工作,成为了设计过程的最大瓶颈。利用应用优化器工具链,结合CEVA-ToolBox开发环境中的其它重要组件,能够把软件设计流程转到纯C语言,并可降低对设计工程师在专用架构方面的知识水平的要求。

据市场研究机构Forward Concepts公司总裁兼创始人Will Strauss表示:“由于当今芯片设计的高度集成化,加上这些先进处理器的编程复杂性不断提高,开发工具已成为DSP选择的关键考虑因素。针对CEVA DSP内核而增加的全面端到端C 语言级软件优化工具链,可为设计DSP应用程序的客户提供重要优势,避免冗长繁琐且费时的汇编级优化工作。”

应用优化器的主要组件包括:

项目建立优化器 (Project build optimizer):创建经优化的建立配置,根据客户应用与真实的系统条件,仿真和剖析多种应用场景

DSP 及通信软件库:C可呼叫 (C-callable) 汇编的优化功能,大大提升DSP及通信应用的性能,并缩短开发时间

应用剖析器 (Application Profiler):一个周期精确的C语言级应用程序及存储器子系统剖析器

基于评分的编译:现成可用的C代码与经优化汇编的代码,二者比值小于1:1.5

应用优化器的其它重要组件还有:链接后 (post linker) 优化器、便于算法 (如MATLAB) 移植的调试器连接,以及测试环境自动控制。

开发工具和支持

CEVA的DSP内核备有强大的开发环境的支持,包括软件开发工具、开发板、软件系统驱动器和RTOS。这个开发环境是CEVA自1991年推出首款DSP内核以来,数千人一年工作量所累积之技术经验的结晶。CEVA的工具和技术支持已获世界各地数以千计的工程师使用,生产采用CEVA技术的芯片,至今为止付运了超过10亿片芯片。这些开发工具可以在Windows、Solaris 和 Linux操作系统上运行,并由世界各地的客户服务团队提供支持。此外,CEVA DSP内核还获得CEVA 和CEVAnet第三方开发团体提供的广泛的算法和应用支持。







我来评论 - CEVA发布业界首款针对可授权DSP的基于C语言的应用程序优化工具链
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X