电子工程专辑
UBM China

赛灵思高速接口向TI DSP提供10Gbps串行链路

上网日期: 2006年04月18日 ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:DSP接口? 赛灵思? 串行通信接口? DSP加速?

可编程逻辑解决方案提供商赛灵思(Xilinx)宣布,推出两种针对德州仪器(Texas Instruments,TI)DSP的接口。赛灵思Serial RapidIO接口适用于Virtex-4和Virtex-II Pro FPGA,可向TI高性能TMS320C6?55 DSP提供达10Gbps的串行链路。

这种高速工业标准链路使面向TI DSP的设计者能够使用赛灵思FPGA来进行DSP加速、总线桥接、逻辑合并或实现新外设。新的VLYNQ接口在赛灵思低成本的Spartan-3与Spartan-3E FPGA上提供了一种到CoreConnect总线的桥接电路,允许设计者使用FPGA来扩展其基于达芬奇(DaVinci)技术的 TMS320DM6?4x数字媒体处理器或其他任何带有VLYNQ接口的TI DSP的外设数量。

“与TI这样的DSP生态系统领导厂商协作,是我们数字信号处理战略与路线图的基石,”赛灵思DSP部总经理兼副总裁Omid Tahernia说,“这些新型接口建立在我们去年推出的协处理平台的基础上,为将来推出更多协作解决方案铺平了道路。”

“我们的TI DSP解决方案现在具备到赛灵思FPGA的标准化高速接口,”德州仪器新兴终端设备的DSP业务总经理Joe Rigazio说,“通过协作,TI与赛灵思缩短了视频客户端/基础设施与数字通信市场中客户推出复杂系统设计的上市时间。”

Serial RapidIO接口在FPGA与TI C6?55 DSP之间建立了一条极高速的链接,可实现数据和时钟的高吞吐率。赛灵思RapidIO接口支持在Virtex-4 FX和Virtex-II Pro FPGA平台上实现x1和x4通道 Serial RapidIO链接。x1和x4通道配置均支持每通道1.25Gbps、2.5Gbps和3.125Gbps的工作链接速率。通过赛灵思Serial RapidIO接口,设计者可以使用TI DSP在无线与电信基础设施、数字视频和成像等应用中实现独特而灵活的高性能架构。

VLYNQ是一种低引脚数串行通信接口,工作速率最高可达125MHz。新型赛灵思VLYNQ接口提供了一种到赛灵思FPGA上所具有的CoreConnect片上外围总线(OPB)的桥路。通过赛灵思VLYNQ接口,设计者可以使用基于达芬奇(Davinci)技术的TI TMS320DM6?43和TMS320DM6?46处理器,与定制或标准微处理器外设进行通信,其中包括在Spartan-3和Spartan-3E FPGA中额外的UART和SPI等器件,从而提供了一种灵活而差异化的系统解决方案,以更好地满足不断变化的市场需求。

新型VLYNQ 接口延续了赛灵思EMIF接口和针对DM6?2EVM的视频协处理套件的成功推出。虽然设计者仍然可以使用EMIF接口在赛灵思FPGA与TI DSP之间进行通信,但他们现在可以选择使用VLYNQ来实现与FPGA的接口,而将EMIF接口专门用于TI DSP到外部存储器的接口,从而提供更高的系统性能。

赛灵思VLYNQ接口现已有售,售价为995美元。Serial RapidIO物理层和逻辑(IO)与传输层接口LogiCORE从今天开始供货。物理层LogiCORE(DO-DI-RIO-PHY)的目录价格为15,000美元,逻辑(IO) 与传输层接口LogiCORE(DO-DI-RIO-LOG)的目录价格为10,000美元。






我来评论 - 赛灵思高速接口向TI DSP提供10Gbps串行链路
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X