电子工程专辑
UBM China

Dallas半导体推出集成了PLL的时钟发生器

上网日期: 2005年12月16日 ?? 我来评论 字号:放大 | 缩小 分享到:sina weibo tencent weibo tencent weibo


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友

关键字:锁相环? DS1080L? 倍乘器? 时钟发生器?

本文来自手机设计网站

Dallas半导体推出一种基于晶体的时钟发生器,它的集成锁相环(PLL)可输出时钟和三个引脚可选择的乘法器速率和三种衰减幅度以降低EMI。

DS1080L时钟发生器的周期至周期抖动为75ps,它具有双频禁止模式和降低功率模式以节省功率。它使用16MHz至34.4MHz低成本晶体时,该产品可产生16MHz至134MHz输出频率,可用引脚选择1倍、2倍和4倍等整数倍乘器。它可以通过引脚选择中心扩频幅度:0%(禁止)±0.5%、1%和±1.5%。扩频衰减速率固定为fIN / 1024,以确保误差扩散速率高于声音频率范围。使用扩频DS1080L可简化屏蔽及滤波,从而降低成本,缩短设计时间。

DS1080L采用3V至3.6V电源,可在-40℃至125℃范围内使用。它采用8引脚microSOP封装,从87美分起售(10,000片以上,FOB USA)。






我来评论 - Dallas半导体推出集成了PLL的时钟发生器
评论:
*? 您还能输入[0]字
分享到: 新浪微博 qq空间
验证码:
????????????????
?

关注电子工程专辑微信
扫描以下二维码或添加微信号“eet-china”

访问电子工程专辑手机网站
随时把握电子产业动态,请扫描以下二维码

?

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。本期封面故事将会与您分享5G的关键技术发展,以及在4G网络上有怎样的进步。

?
?
有问题请反馈
推荐到论坛,赢取4积分X